SN74LS76AN Flip Flop JK TTL DIP - 16 - Tecneu

SN74LS76AN Flip Flop JK TTL DIP-16

$ 13.00

El SN74LS76AN es un circuito integrado de la familia lógica TTL diseñado para operar como dos flip-flops tipo J-K independientes. Cada flip-flop tiene entradas de preset (PRE) y clear (CLR) asíncronas...

×

We often restock popular items or they may be returned by the other customers. If you would like to be notified when this happens just enter your details below.


SN74LS76AN Flip Flop JK TTL DIP-16

Por favor seleccione variante
Por favor ingrese el nombre
Dirección de correo electrónico no válida
Número de móvil requerido Número invalido Código de país no válido Demasiado corto Demasiado largo ✓ Valid
Su notificación ha sido registrada. Cerca
¡Parece que ya tienes notificaciones activas para este tamaño!

Respetamos su privacidad y no compartimos su correo electrónico con nadie.

×

Hemos cancelado su solicitud.

SKU: 7476
Disponibilidad : En stock Hacer un pedido Agotado
Descripción

El SN74LS76AN es un circuito integrado de la familia lógica TTL diseñado para operar como dos flip-flops tipo J-K independientes. Cada flip-flop tiene entradas de preset (PRE) y clear (CLR) asíncronas que permiten un control directo del estado de salida, así como entradas síncronas J y K, que determinan el comportamiento durante la transición del reloj. Este dispositivo es ampliamente utilizado en aplicaciones de almacenamiento de datos digitales, contadores, divisores de frecuencia y sistemas de temporización.

ESPECIFICACIONES TÉCNICAS

• Tipo de flip-flop: J-K maestro-esclavo
• Voltaje de alimentación (Vcc): 4.75 V a 5.25 V
• Corriente de alimentación: 6 mA máximo
• Frecuencia máxima de reloj: 25 MHz
• Niveles lógicos:
  - Nivel bajo (entrada): máx. 0.8 V
  - Nivel alto (entrada): mín. 2 V
• Tiempos de propagación:
  - Low to High: 25 ns típico
  - High to Low: 35 ns típico
• Temperatura de operación: 0 °C a 70 °C
• Consumo de potencia: 22 mW típico
CARACTERÍSTICAS

• Tecnología: TTL de baja potencia (LS)
• Entradas asíncronas: PRE y CLR (activas en nivel bajo)
• Entradas síncronas: J, K, y Reloj (CLK)
• Salidas: Q y Q̅
• Protección ESD: Incorporada
• Encapsulado: DIP-14 con pines estañados para soldadura
• Dimensiones: 19.3 mm (largo) x 6.35 mm (ancho) x 4.57 mm (alto)
• Peso: 2 g
• Compatible con otros dispositivos TTL estándar